Browsing by Author "Cheng, Yi-Tso"
Now showing 1 - 1 of 1
- Results Per Page
- Sort Options
Item 38 GHz 單邊帶混頻器與可變增益放大器設計(2021) 鄭伊佐; Cheng, Yi-Tso隨著5G行動通訊發展,在相位陣列架構的射頻收發器中,混頻器與可變增益放大器為重要元件。而CMOS具有高整合度、低功率消耗、及低成本的優勢,因此本論文使用標準 65nm CMOS 1P9M製程,實現38 GHz單邊帶混頻器與可變增益放大器。第一個電路為38 GHz單邊帶混頻器,藉由準確的饋入兩顆混頻器正交訊號,將兩個相差180°的輸出訊號合成後,達到寬頻鏡像抑制之功能。當電晶體偏壓為0.4 V,頻帶為31 ~ 40 GHz,增益範圍為-19.8 ± 0.5 dB,鏡像抑制在40 dB的範圍為35~ 40 GHz,整體晶片佈局面積為0.72 mm × 0.8 mm。第二個電路為38 GHz低相位變化之可變增益放大器,採用兩級的電流控制架構,透過數位控制與相位補償技術來維持低相位變化,並加入基極偏壓來提升可變增益範圍。當供應電壓Vdd為1.2 V,在38 GHz有最高增益14.84 dB,可變增益範圍則有14.76 dB,相位誤差為4.62°,整體功率消耗約為20.4 mW,整體晶片佈局面積為0.46 mm × 0.68 mm。