Browsing by Author "Huang, Jia-Hui"
Now showing 1 - 1 of 1
- Results Per Page
- Sort Options
Item 19GHz低雜訊放大器和3.5GHz低雜訊可變增益放大器設計(2023) 黃佳慧; Huang, Jia-Hui隨著網路傳輸速度及無線通訊的需求增加,具寬頻、高速傳輸優點之毫米波波段的重要性日趨重視。在此考量到CMOS製程之低成本,高整合性可達到系統單晶片之優勢,本論文所設計之兩顆電路皆採用個別採用標準90-nm、65-nm 金氧半製程進行設計製造。第一顆電路為應用於衛星通訊頻段17-21GHz之低雜訊放大器,採用TSMC 標準 90-nm CMOS製程所製造設計。此低雜訊放大器第一級放大器使用共源極放大器(Common Source)串接具有中和電容之CS 差動對,此電路使用固定功率之雜訊與阻抗共匹配(PCSNIM)-低雜訊條件下實現低功率損耗、電流再利用技術-兩級放大器共享來自供應電源的直流電流可顯著降低功耗,級間與輸出匹配則採用於矽基製程上設計之中心抽頭變壓器實現以降低電感匹配所浪費的面積。量測結果顯示出,在供應電壓VDD=1.5V下,僅有3mW的功率消耗-2mA的靜態電流,在20.4GHz下具15.57dB的小訊號功率增益,1-dB頻寬為17.5~21.7GHz。線性度量測部分,在19GHz之OP1dB=-9.4dBm。雜訊指數量測部分,在操作1dB頻寬內雜訊指數小於2.4dB,在18GHz可達到最低2dB的雜訊指數,包括DC pad與RF pad之整體晶片面積為665μm×687μm。與已發表之國際期刊相比,此雜訊指數僅2dB、15.57小訊號增益、功耗3mW之90nm CMOS LNA,於17-21GHz操作頻段附近之全積體化互補式金氧半製程中,是世界上第一個達到最低雜訊指數之LNA,且依據FOM性能指標,此低雜訊放大器高達20.1。第二個電路為操作於基頻頻段3-4GHz之低雜訊可變增益放大器VGLNA,採雙端輸入輸出架構,共串接兩級放大器以提高功率增益,第一、二級放大器分別採取電壓緩衝器(Voltage Buffer)與共源極(Common Source)放大器。使用Current Steering-數位控制搭配基極偏壓(Body Bias)之架構調變主放大器增益。採用標準65-nm 1P9M CMOS製程設計,總晶片面積包括DC Pad與RF Pad為695μm×740μm,在供應電壓VDD=1V,VGS=0.65V,基極偏壓VB=1V下,量測小訊號功率增益部分在主頻段3.5GHz時=23.24dB,可變增益範圍GCR=32.77dB。在頻率3.5GHz,1 dB增益壓縮點的輸出功率OP1dB=3.45dBm。雜訊量測部分,在3GHz之NF=1.9dB。