學位論文

Permanent URI for this collectionhttp://rportal.lib.ntnu.edu.tw/handle/20.500.12235/73890

Browse

Search Results

Now showing 1 - 2 of 2
  • Item
    元件層級及系統層級之靜電放電防護設計
    (2017) 傅偉豪; Fu, Wei-Hao
    隨著製程演進,積體電路中電晶體尺寸逐漸縮小,靜電放電 (ESD) 容易造成晶片內部不可逆之破壞,因此積體電路產品中靜電放電防護的可靠度議題必須被深入探討。 現今的積體電路在出廠時需要做元件層級的靜電放電測試,當積體電路安裝在電子產品後,又需要做系統層級的靜電放電測試。因系統層級靜電放電的測試規範 (IEC 61000-4-2) 的嚴格要求,積體電路產品常通過了元件層級靜電放電的測試標準,也可能無法達到系統層級的靜電放電的標準,因此本論文進行元件層級和系統層級的靜電放電防護研究。 在論文第二章使用雙極性電晶體 (BJT)、二極體 (diode)、閘極接地N型金屬氧化物半導體場效電晶體 (GGNMOS)、靜電放電箝制 (power clamp) 作為靜電放電防護電路的研究基礎,並在0.18um 1.8 V 的 Bi CMOS製程下實現。這些防護電路使用傳輸線觸波產生器 (TLP) 系統、人體放電模式 (HBM) 儀器、靜電槍 (ESD gun) 進行測試,測試結果證明二極體和靜電放電箝制有較好的元件層級的防護能力。瞬態電壓抑制 (TVS) 二極體被用來提升系統層級的靜電放電防護能力。 在論文第三章提出了一項創新使用二極體串嵌入式矽控整流器 (DSESCR) 之靜電放電防護元件,因傳統式的二極體串聯 (TDS) 和 改善型二極體串 (IDS) 有較高箝制電壓及高漏電流,故DSESCR被用來改善缺點。此元件在0.18um 1.8 V 的 CMOS製程下實現。這些防護電路使用TLP系統、HBM 儀器、ESD gun進行測試,測試結果證明能有效改善漏電過大及箝制電壓過大的缺點。 本論文第二章及第三章所設計的元件,可以依其特性應用在各種的電路上,能夠有效的防護內部電路。
  • Item
    應用於輸出級驅動電路之靜電放電防護設計
    (2016) 邱彥璉; Chiu, Yan-Lian
    隨著製程演進,晶片微縮,靜電放電(ESD)容易造成晶片內部的電子元件遭受到不可逆之破壞,而所有的微電子產品必須符合此可靠度的規範。因此,靜電放電防護的可靠度議題必須被探討。 在積體電路的應用上,本論文設計了幾種新型的靜電放電防護元件,此元件在 0.18um 1.8V/3.3V CMOS製程下實現。透過實驗分析的結果,防護元件可以承受較大的訊號擺幅和能夠耐受 2kV 的人體放電模式之靜電放電測試。 為了驗證靜電放電防護元件在實際電路上的效能,本論文使用堆疊元件的輸出級驅動器並搭配嵌入式矽控整流器(Embedded SCR)。一種新型的靜電放電防護設計被提出來,為了改善其靜電放電的防護能力。此電路在 0.18um 1.8V/3.3VCMOS製程下實現。本論文所提出的防護設計經實際驗證,在不影響電路正常操作的情況下,有效改善其靜電放電的防護能力,證明所提出的設計可以改善靜電放電防護的能力。 關鍵字:靜電放電,輸出驅動器,矽控整流器