學位論文

Permanent URI for this collectionhttp://rportal.lib.ntnu.edu.tw/handle/20.500.12235/73890

Browse

Search Results

Now showing 1 - 2 of 2
  • Item
    應用於K/Ka頻段積體電路之靜電放電防護設計
    (2015) 張榮堃; Chang, Rong-Kun
    本論文設計之電感嵌入矽控整流器的靜電放電防護元件可在共振的頻率之下使電路的小訊號增益損耗降低,只要選擇正確的電感感值便可以達成目標。此外,矽控整流器能在最小的面積下提供最高的靜電放電耐受度,達成較佳的電路靜電放電防護能力。 為了驗證靜電放電防護元件在實際電路上的效能,本論文同時設計了一個低雜訊放大器電路,並且裝備本論文所提出之電感嵌入矽控整流器的靜電放電防護元件,在實驗結果比較中,本論文所提出的設計並不會降低電路的小訊號增益。 本論文中的所有電路皆使用0.18um CMOS製程實現。透過實驗分析比較結果,本論文所提出的設計確實能夠達成良好的靜電放電防護能力,使電路能夠承受4kV的人體放電模式之靜電放電測試,證明電路能夠有效地被該元件保護。
  • Item
    應用於輸出級驅動電路之靜電放電防護設計
    (2016) 邱彥璉; Chiu, Yan-Lian
    隨著製程演進,晶片微縮,靜電放電(ESD)容易造成晶片內部的電子元件遭受到不可逆之破壞,而所有的微電子產品必須符合此可靠度的規範。因此,靜電放電防護的可靠度議題必須被探討。 在積體電路的應用上,本論文設計了幾種新型的靜電放電防護元件,此元件在 0.18um 1.8V/3.3V CMOS製程下實現。透過實驗分析的結果,防護元件可以承受較大的訊號擺幅和能夠耐受 2kV 的人體放電模式之靜電放電測試。 為了驗證靜電放電防護元件在實際電路上的效能,本論文使用堆疊元件的輸出級驅動器並搭配嵌入式矽控整流器(Embedded SCR)。一種新型的靜電放電防護設計被提出來,為了改善其靜電放電的防護能力。此電路在 0.18um 1.8V/3.3VCMOS製程下實現。本論文所提出的防護設計經實際驗證,在不影響電路正常操作的情況下,有效改善其靜電放電的防護能力,證明所提出的設計可以改善靜電放電防護的能力。 關鍵字:靜電放電,輸出驅動器,矽控整流器