學位論文

Permanent URI for this collectionhttp://rportal.lib.ntnu.edu.tw/handle/20.500.12235/73890

Browse

Search Results

Now showing 1 - 2 of 2
  • Item
    收發轉換器之靜電放電防護設計
    (2023) 葉庭炘; Yeh, Ting-Hsin
    傳統雙二極體靜電放電防護架構已被廣泛運用在各個電路之中,但在現在晶片追求越來越小的情況,勢必得縮小其使用面積。本篇論文研究主旨是針對位在射頻電路最前端的收發轉換器電路設計全晶片靜電放電防護電路。在防護電路裡所選擇的元件大小是影響防護能力的重要關鍵,本論文防護電路所選用的電感及電源線間靜電放電箝制電路也會影響其保護能力。為了驗證元件對於防護能力的差別,本論文在0.18um CMOS製程下,設計了10種不同佈局結構的測試電感及一組電源線間靜電放電箝制電路,並透過傳輸線脈衝及人體放電模型的測試來去驗證其耐受度的差別。另外在電源線間靜電放電箝制電路方面,也增加了在不同溫度下最大可承受靜電槍抨擊的次數測試,來驗證在不同溫度下電源線間靜電放電箝制電路的耐受度差別。本論文利用二極體擺放位置的不同,設計了一種並聯二極體的靜電放電防護設計,將二極體與收發轉換器的內部電路結合。與先前參考論文所提出的傳統雙二極體靜電放電防護架構來去做比較之下,傳統雙二極體靜電放電防護架構面積為0.25*0.225 mm2,而本篇論文所提出的並聯二極體靜電放電防護架構面積為0.25*0.17 mm2,這可以有效降低使用面積20%且有至少可以承受人體放電模型3kV的靜電防護能力。
  • Item
    應用於K/Ka頻段積體電路之靜電放電防護設計
    (2015) 張榮堃; Chang, Rong-Kun
    本論文設計之電感嵌入矽控整流器的靜電放電防護元件可在共振的頻率之下使電路的小訊號增益損耗降低,只要選擇正確的電感感值便可以達成目標。此外,矽控整流器能在最小的面積下提供最高的靜電放電耐受度,達成較佳的電路靜電放電防護能力。 為了驗證靜電放電防護元件在實際電路上的效能,本論文同時設計了一個低雜訊放大器電路,並且裝備本論文所提出之電感嵌入矽控整流器的靜電放電防護元件,在實驗結果比較中,本論文所提出的設計並不會降低電路的小訊號增益。 本論文中的所有電路皆使用0.18um CMOS製程實現。透過實驗分析比較結果,本論文所提出的設計確實能夠達成良好的靜電放電防護能力,使電路能夠承受4kV的人體放電模式之靜電放電測試,證明電路能夠有效地被該元件保護。